# トランジスタミューテータを用いた高周波バイカッド回路の一構成

重 広 孝 則\*·大 野 貴 彦\*\*

(平成11年9月30日受理)

# A Realization of High-Frequency Biquadratic Circuit Using Transistor-Mutators

Takanori SHIGEHIRO, Takahiko OONO

(Received Sept. 30, 1999)

#### Abstract

This paper describes the realization of an inductor using transistor mutators with differentiators which are suitable for operation in high frequency. The mutator is an active two-port linear network for transforming one type of nonlinear network element into another type. A proposed biquadratic filter realizes some kinds of second order transfer functions. The filter circuit is composed of differential mutators operating under the low power dissipation. Taking account of the imperfection of transistors, an analysis of the circuit at high frequency range and its discussion are performed. Next, the worst-cases sensitivity between integral mutators and differential mutators is estimated. It can be seen from the simulation results that good characteristics are obtained in high frequencies around several 10MHz. As a result, the availability of the proposed circuit is confirmed.

# **Key words**: Biquadratic filter, Transistor mutator, Differentiator, Integrator, Worst-cases sensitivity, Active filter

#### 1.まえがき

近年,電子回路の小型化,集積化に伴いインダクタンス を IC 化可能な素子によりシミュレートする研究が盛んに 行われている。シミュレーション法にはジャイレータ [1], GIC [2],ミューテータ [3-5], CCIIを用いる方法 [6-11] などいろいろな手法が提案され,多くの論文が発表されて いる。この LC シミュレーション法は LC フィルタの低感 度性や設計データがそのまま使用できることから優れた能 動 RC フィルタの構成法である。

本論文ではミューテータを用いる方法に注目し、3個の トランジスタを使用した基本回路を提案する。この基本回 路は6端子対回路となっており、そのうち2端子対は任意 の受動素子を接続、残り4端子対回路が5種出現する。そ して、さらに2端子対に任意の素子をつなぎ、残り2端子 対回路がミューテータとして動作する。

従って、多種のミューテータの実現とその応用が考えら

\*\* 広島工業大学大学院工学研究科電子工学専攻

れるが,本論文では微分器を用いたミューテータを実現し, L-C ミューテータとして接地形インダクタンスを得ている [12]。そして,この接地形インダクタンスを2次高域 LC フィルタに応用し,出力端子をミューテータの他の端子に とることにより低域フィルタや帯域フィルタも構成できる ことを示している。さらに,トランジスタの不完全性によ る高い周波数での解析を行い,積分形 L-R ミューテータ による各種2次フィルタ関数との最悪素子感度,周波数特 性の比較を行い,本回路の有効性を確認した。

2. トランジスタを用いたミューテータ

#### 2.1 ミューテータ

ミューテータは任意の素子を他のタイプの素子に変換す るための2端子対回路であり、インピーダンス変換作用を 持っている。すなわち、ミューテータの出力端子にRを接 続し入力側から見るとLとなる L-R ミューテータ、Cを 接続してRとなる C-R ミューテータ、その他、L-C ミュ

<sup>\*</sup> 広島工業大学工学部電子工学科

ーテータ, D-R ミューテータなどがある。

図1に3個のトランジスタを用いたミューテータの基本 構成を示す。この6端子対回路において,任意の2端子対 にインピーダンスを接続して残り4端子対回路に縮退する と表1の5種類の回路が出現する。さらに,入・出力端子 を任意に取り,他の2端子対には抵抗あるいはコンデンサ を接続すると種々のミューテータが得られ,それをまとめ たものが表2となる。但し,K,K<sub>1</sub>,K<sub>2</sub>は定数であり, sは複素周波数である。



表2に示すタイプDのミューテータを4端子対回路で表

現すると図2となる。トランジスタを理想モデルとして扱

うと回路方程式は式(1)で与えられる。

2.2 基本回路

 $E_5$ 0 0 0  $Z_4 \mid I_5$  $E_1$ 0 0 1 0  $I_1$ -1 0 0  $I_6$ 0  $E_6$  $Z_2 = 0$  $0 \mid I_3$  $E_3$ 0 (1)そこで,端子1と3にZ<sub>1</sub>,Z<sub>3</sub>をそれぞれ接続すると式

(2) が得られる。  

$$\begin{bmatrix} E_{5} \\ I_{5} \end{bmatrix} = \begin{bmatrix} Z_{2}Z_{4}/Z_{1}Z_{3} & 0 \\ 0 & 1 \end{bmatrix} \begin{bmatrix} E_{6} \\ I_{6} \end{bmatrix}$$
(2)  
さらに、端子6にZ<sub>2</sub>をつなぎ、各インピーダンスを  
 $Z_{1} = 1/sC_{1}, Z_{2} = R_{2}$   
 $Z_{3} = 1/sC_{3}, Z_{4} = R_{4}$   
 $Z_{6} = 1/sC_{6}$ 
(3)  
と置くと、

 $Z_{in} = s (C_3 C_4 R_2 R_4 / C_6) \equiv sL_e$ (4) が得られ、L-C ミューテータが得られる。



図-2 タイプDの4端子対回路

表一1 ミューテータの種類



トランジスタミューテータを用いた高周波バイカッド回路の一構成

| ミューテータ | TYPE-A   |                                                      | TYPE-B                                   |                                                            | TYPE-C                                   |                                             | TYPE-D                                   |                                           | TYPE-E                                |                                              |
|--------|----------|------------------------------------------------------|------------------------------------------|------------------------------------------------------------|------------------------------------------|---------------------------------------------|------------------------------------------|-------------------------------------------|---------------------------------------|----------------------------------------------|
| L – R  | sK<br>0  | $\begin{pmatrix} 0 \\ 1 \end{pmatrix}$               | $\begin{pmatrix} 1\\ 0 \end{pmatrix}$    | $\begin{pmatrix} 0 \\ K/s \end{pmatrix}$                   |                                          | $\begin{pmatrix} sK_1 \\ 0 \end{pmatrix}$   |                                          | $\begin{pmatrix} sK_1 \\ 0 \end{pmatrix}$ |                                       | $\begin{pmatrix} 0 \\ K/s \end{pmatrix}$     |
| L - C  |          | $\left(\begin{array}{c} K_1 \\ 0 \end{array}\right)$ |                                          | $\begin{pmatrix} K_1 \\ 0 \end{pmatrix}$                   |                                          | $\begin{pmatrix} sK_{i} \\ 0 \end{pmatrix}$ | $\begin{cases} s^2 K \\ 0 \end{cases}$   | $\begin{pmatrix} 0 \\ 1 \end{pmatrix}$    |                                       | $\begin{pmatrix} K_1 \\ 0 \end{pmatrix}$     |
| C – R  | K/s<br>0 | $\begin{pmatrix} 0 \\ 1 \end{pmatrix}$               | $\begin{pmatrix} 1\\ 0 \end{pmatrix}$    | 0<br>sK )                                                  | $\begin{pmatrix} 0\\ sK_2 \end{pmatrix}$ | $\begin{pmatrix} K_1 \\ 0 \end{pmatrix}$    | $\begin{pmatrix} 0\\ sK_2 \end{pmatrix}$ | $\begin{pmatrix} K_1 \\ 0 \end{pmatrix}$  | $\begin{pmatrix} 1\\ 0 \end{pmatrix}$ | 0<br>sK )                                    |
| D – R  |          | $\binom{K_1/s}{0}$                                   | $\begin{pmatrix} 0\\ sK_2 \end{pmatrix}$ | $\left( \begin{array}{c} K_{1}/s \\ 0 \end{array} \right)$ |                                          |                                             |                                          |                                           | ( 0<br>( K <sub>2</sub>               | $\begin{pmatrix} K_1/s^2 \\ 0 \end{pmatrix}$ |

表-2 ミューテータのF-行列

回路は図3(a)に示す微分形となる。

同様に,表2に示すタイプEの L-R ミューテータから も図3(b)に示す積分形 L-R ミューテータが実現できる。



3. 2次 LC フィルタ

図4に2次LC高域通過フィルタを示す。この回路の伝送関数は

$$\frac{V_{H}}{V_{i}} = \frac{s^{2}}{s^{2} + s/CR_{0} + 1/LC}$$
(5)

となる。

図4のインダクタンス部分を図3(a)の微分形 L-C ミュ



ーテータで置き換えると図5の回路となる。この回路は HPF のみでなく出力端子の取り方により各種2次フィル タ関数が実現できる。つまり,端子1を出力とすると LPF,端子3を出力に取ると BPF が得られる。なお,各 伝送関数は次式となる。

♦HPF

$$\frac{V_{H}}{V_{i}} = \frac{s^{2}CC_{1}C_{3}R_{2}R_{4}/C_{6}}{s^{2}CC_{1}C_{3}R_{2}R_{4}/C_{6} + sC_{1}C_{3}R_{2}R_{4}/C_{6}R_{0} + 1}$$
(6)

$$\frac{V_L}{V_i} = \frac{C/C_6}{s^2 C C_1 C_3 R_2 R_4 / C_6 + s C_1 C_3 R_2 R_4 / C_6 R_0 + 1}$$
(7)

**♦**BPF

$$\frac{V_B}{V_i} = \frac{-sCC_1R_2/C_6}{s^2CC_1C_3R_2R_4/C_6 + sC_1C_3R_2R_4/C_6R_0 + 1}$$
(8)



### 4. 実 現 回 路

図5の回路に直流バイアスを考慮した回路を図6に示 す。図6において、Q4、Q5、Q6、Q6は定電流源として用 いている。トランジスタQ:は不完全性要素による影響を 軽減させるため回路に挿入している。また、Q<sub>1</sub>は複合形 とし、Q<sub>4</sub>、Q<sub>5</sub>はダーリントン接続としている。回路に用 いたコンデンサの理論値は $C_1 = 100$  [pF]、 $C_3 = 50$  [pF],  $C_6 = 100$  [pF]である。

#### 5. 回 路 解 析

本章では、図6の具体的な実現回路において高い周波数 でのトランジスタの不完全性要素による影響について検討 する。ここではコレクタ容量 *Cc* による影響について検討 し、他の不完全性要素である電流増幅率 *a*, エミッタ抵抗 r<sub>e</sub> の影響は少なかったため省略している。なお、解析に あたっては分母、分子の微少項や実際的な数値例による近 似可能な条件も考慮している。その一部の条件を式(9) に示す。但し、*s=jw*,および *a* 遮断角周波数をω。とする。

$$\begin{array}{c} a_{0i} = 1, \quad \omega \ll \omega_{ai} \\ 1 - a_{i} = 1 - a_{0i} + s/\omega_{ai} \\ 1 \gg \omega^{2} C C_{1} r_{e1} r_{e2}, \quad C_{6} R_{0} \gg C_{c1} \left( R_{i} + r_{Bi} \right) \\ 1 \gg \omega^{4} C_{3} C_{c1} C_{c3} C_{c7} R_{2} R_{i} r_{Bi} r_{B3} \end{array}$$

$$(9)$$

5.1 コレクタ容量の影響

図6の直流バイアス回路よりコレクタ容量 Cc を考慮した等価回路を図7に示す。ここで HPF, LPF, BPF の伝

送関数を求めると次式となる。

#### ♦HPF

$$\frac{V_{H}}{V_{i}} = \frac{B_{3} \cdot s^{3} + B_{2} \cdot s^{2} + B_{1} \cdot s}{A_{3} \cdot s^{3} + A_{2} \cdot s^{2} + A_{1} \cdot s + 1}$$
(10)

但し,

$$\begin{array}{l}
A_{3} = C^{*}C_{3}C_{C1}C_{C3}R_{4}\left(R_{2} + r_{B3}\right) r_{B4}/C_{6} \\
+ C^{*}C_{C1}C_{C3}C_{C7}R_{2}\left(R_{4}r_{B1} + R_{4}r_{B3} + r_{B1}r_{B3}\right)/C_{6} \\
+ C_{3}C_{C3}C_{C7}R_{2}R_{4}r_{B3} \\
A_{2} = (C - C_{C1})C_{1}C_{3}R_{2}R_{4}/C_{6} + C_{3}C_{C3}R_{4}\left(R_{2} + r_{B3}\right) \\
A_{1} = |C_{1}C_{3}R_{2}R_{1} + C^{*}C_{C1}R_{0}\left(R_{4} + r_{B1}\right)|/C_{6}R_{0} \\
+ C_{C3}\left(R_{2} + r_{B3}\right) + C_{C3}R_{4} + C_{C7}R_{2} \\
B_{3} = CC_{3}C_{C1}C_{C3}R_{4}\left(R_{2} + r_{B3}\right)r_{B1}/C_{6} \\
+ CC_{C1}C_{C3}C_{C7}R_{2}\left|(r_{B1} + r_{B3})R_{1} + r_{B1}r_{B3}\right|/C_{6} \\
B_{2} = CC_{1}C_{3}R_{2}R_{4}/C_{6} \\
B_{1} = CC_{C1}\left(R_{4} + r_{B1}\right)/C_{6} \\
\equiv C_{1} - C_{C2}, C^{*} = C + C_{6} + C_{C2} \\
C_{3} = C_{3} - C_{C3} \\
C_{6} = C_{6} + C_{C1} + C_{C2}
\end{array} \right) \tag{11}$$

#### **◆**LPF

$$\frac{V_L}{V_i} = \frac{B'_3 \cdot s^3 + B'_2 \cdot s^2 + B'_1 \cdot s + B'_9}{A_3 \cdot s^3 + A_2 \cdot s^2 + A_1 \cdot s + 1}$$
(13)



(14)

$$B'_{3} = CC_{C1}C_{C3}\{C_{3}R_{4}(R_{2} + r_{B3}) r_{B1}\}/C'_{6} + CC_{C1}C_{C3}C_{C7}R_{2} |R_{4}(r_{B1} + r_{B3}) + r_{B1}r_{B3}\}/C'_{6} + CC_{3}C_{C3}C_{C7}R_{2}R_{4}r_{B3}/C'_{6} B'_{2} = CC_{C1}C_{C3} |(R_{2} + r_{B3}) R_{1} + R_{2}r_{B1} + R_{4}r_{B1}]/C'_{6} + CC_{7}R_{2} |C_{C1}(R_{4} + r_{B1}) + C_{C3}(R_{4} + r_{B3})|/C'_{6} + CC_{3}C_{C3}R_{4}(R_{2} + r_{B3})/C'_{6} B'_{1} = C |C_{C1}(R_{4} + r_{B1}) + C_{C3}(R_{2} + r_{B3})|/C'_{6} + C (C_{C3}R_{4} + C_{C7}R_{2})/C'_{6} B'_{1} = C |C_{C1}(R_{4} + r_{C3})/C'_{6} B'_{1} = C |C_{C1}(R_{4} + r_{C3})/C'_{6} B'_{1} = C |C_{C2}R_{4} + C_{C7}R_{2})/C'_{6} B'_{1} = C |C_{C3}R_{4} + C_{C7}R_{2})/C'_{6} B'_{1} = C |C_{C4}(R_{4} + r_{C3})/C'_{6} B'_{1} = C |C_{C5}(R_{4} + C_{C7}R_{2})/C'_{6} B'_{1} = C |C_{C5}(R_{5} + C_{C7}R_{5})/C'_{6} B'_{1} = C |C_{C7}(R_{5} + C_{C7}R_{5})/C'_{6} B'_{1} = C |C_{C7}(R_{5$$

**♦**BPF

$$\frac{V_B}{V_i} = \frac{B^{"_3} \cdot s^3 + B^{"_2} \cdot s^2 + B^{"_1} \cdot s}{A_3 \cdot s^3 + A_2 \cdot s^2 + A_1 \cdot s + 1}$$
(15)

$$B''_{3} = -CC_{C1}C_{C3}R_{2}R_{4} (C_{1}r_{B1} - C_{C7}r_{B3})/C_{6}'$$

$$B''_{2} = -CC_{1}R_{2} |C_{C1}(R_{4} + r_{B1}) + C_{C3}R_{4}|/C_{6}'$$

$$+ CC_{C1}C_{C3}R_{4} (R_{2} + r_{B3})/C_{6}'$$

$$B''_{1} = -CC_{1}R_{2}/C_{6}'$$
(16)



図ー7 コレクタ容量を考慮した等価回路

式(10)~式(16)よりコレクタ容量 Cc およびベース 抵抗が影響を与えている。図7において回路中のトランジ スタがコレクタ接地,およびベース接地である場合,コレ クタ容量は片側接地で与えられる。これらのコレクタ容量 は HPF, LPF, BPF の構成容量と並列に挿入されており, 式(10)~式(16)で示される。従って,これらはコレク タ容量相当分を構成容量から差し引いて設計すればよいこ とがわかる。また,図5の回路は、Q<sub>1</sub>,Q<sub>2</sub>,Q<sub>3</sub>の閉回路 となり,バイアスが決めにくく,各トランジスタのコレク タ容量を考慮した場合,ループを作り発振しやすい回路と なっている。よって、Q<sub>2</sub>とQ<sub>3</sub>の間にベース接地のトラン ジスタQ<sub>7</sub>を挿入することでバイアスの調整が容易になる とともにQ<sub>2</sub>,Q<sub>7</sub>のコレクタ容量を接地化してループを切 ることで影響を軽減させている。また、その他のコレクタ 容量については伝送関数への大きな影響はなかった。

#### 6. 最悪素子感度,周波数特性

図6の回路から HPF, LPF, BPF のそれぞれについて 最悪素子感度および周波数特性の検討を行った。

なお,図3(b)の積分形のミューテータとの比較も行って いる。

#### 6.1 最悪素子感度

最悪素子感度は各素子値の微小な変化が利得特性に及ぼ す影響(素子感度)の絶対値総和をとったものであり次式 によって与えられる。

$$\sum_{i=1}^{n} |S_{X_{i}}^{|T(j\omega)|}|$$
(17)

最悪素子感度として受動回路、トランジスタのコレクタ 容量を考慮した回路における計算結果を示す。

## 1. 受動回路の最悪素子感度

図4より |T(jw)|を求めると以下のようになる。

$$|T(j\omega)| = \frac{V_{H}}{V_{i}} = \frac{\omega^{2}LCR_{0}}{\sqrt{(R_{0} - \omega^{2}LCR_{0})^{2} + (\omega L)^{2}}}$$
(18)

すなわち,最悪素子感度は次式で与えられる。  $\sum |S_{X}^{[T(j\omega)]}| = |S_{L}^{[T(j\omega)]}| + |S_{C}^{[T(j\omega)]}| + |S_{R}^{[T(j\omega)]}|$ (19) 式 (19)の計算結果を図8に示す。

#### II. コレクタ容量 Cc を考慮した微分形ミューテータ

式 (10), (13), (15)の伝送関数から |T (jω)|を求める と次式となる。

♦HPF

$$|T(j\omega)| = \left|\frac{V_{H}}{V_{i}}\right| = \frac{\sqrt{B_{2}^{2} \cdot \omega^{4} + \omega^{2}(B_{1} - B_{3} \cdot \omega^{2})^{2}}}{\sqrt{(1 - A_{2} \cdot \omega^{2})^{2} + \omega^{2}(A_{1} - A_{3} \cdot \omega^{2})^{2}}}$$
(20)

◆LPF

$$|T(j\omega)| = \left|\frac{V_L}{V_i}\right| = \frac{\sqrt{(B_0 - B_2 \cdot \omega^2)^2 + \omega^2(B_1 - B_3 \cdot \omega^2)^2}}{\sqrt{(1 - A_2 \cdot \omega^2)^2 + \omega^2(A_1 - A_3 \cdot \omega^2)^2}}$$
(21)

**♦**BPF

$$|T(j\omega)| = \left|\frac{V_B}{V_i}\right| = \frac{\sqrt{B_{2}^{"_2} \cdot \omega^4 + \omega^2 (B_{1}^{"_1} - B_{3}^{"_3} \cdot \omega^2)^2}}{\sqrt{(1 - A_2 \cdot \omega^2)^2 + \omega^2 (A_1 - A_3 \cdot \omega^2)^2}}$$
(22)

式(20)~式(22)より各フィルタの最悪素子感度を求め、総和を式(23)で表わすとともに、その結果を図8に示す。

$$\sum |S_{X_{i}}^{|T(j\omega)|}| = |S_{C}^{|T(j\omega)|}| + |S_{C_{i}}^{|T(j\omega)|}| + |S_{C_$$

-19 -

積分形においても図3(b)に示す L-R ミューテータを用 いて2次 HPF を構成し,最悪素子感度の計算方法に基づ きコレクタ容量を考慮した最悪素子感度を求め,その計算 結果を微分形とともに図8に示す。

図より, HPF は受動回路と比較し遮断周波数付近において微分形は2倍,積分形は5倍の値を示している。LPF, BPF においても微分形は遮断周波数付近において積分形 にくらべ 2/5 倍と低い素子感度であり,微分形は最悪素 子感度において積分形より優れていることが判明した。

#### 6.2 周波数特性

図 9 はQ=5, f<sub>c</sub>=1 [MHz] で設計した 2 次 HPF および



図-8 微分形,積分形のコレクタ容量を考慮した最悪素子感度

LPF, BPF のシミュレーション結果である。図よりかな り高い周波数まで計算値とほぼ一致した良好な特性が得ら れていることがわかる。積分形ミューテータによる同様の シミュレーションにおいてもほぼ近い結果が得られた。な おこの結果は不完全性を考慮したトランジスタを用い回路 解析シミュレーション (P-SPICE Ver 8) で求めている。そ の PSPICE パラメータの主なものは 2SA1459 でf<sub>T</sub> = 800MHz, B<sub>f</sub> = 101.5, cjc = 2.65pF, 2SC3732でf<sub>T</sub> = 500MHz, B<sub>f</sub> = 238.2, cjc = 2.019pF となっている。

#### 7. あとがき

基本的にトランジスタを3個用いたミューテータ回路を



(c)BPF 図一9 周波数特性 提案し、5つのタイプに分類できることを示した。そして、 具体的には L-R、L-C、C-R、D-R ミューテータが構成で きることを明らかにした。その中から、微分形 L-C ミュ ーテータに注目し、接地インダクタンスを実現した。それ を2次高域 LC フィルタに応用し、回路中の任意の端子を 出力端子に取ることにより各種2次フィルタ関数が実現で きることも示した。

回路の検討としては、トランジスタの不完全性による特 性への影響について解析し、特に、高い周波数でのコレク タ容量の影響による軽減を考察した。さらに、積分形ミュ ーテータを用いた回路と最悪素子感度を比較した結果、微 分形ミューテータの方がかなり良い値が得られた。また、 本回路は PSPICE による回路解析シミュレーションでは およそ 20MHz まで良好な周波数特性を示した。今後の課 題としては、(1) 回路中の容量数軽減(2) ダイナミッ クレンジの検討(3) 1 電源での実現などの検討が残され ている。

#### 謝 辞

平素,有益な御指導,御助言を頂く広島工業大学中村正 孝教授に感謝する。

#### 文 献

- Beddoes, M. P. and Morin, K. R.: "Bibliography on Inductance Simulation Using Gyrator Methods", IEEE Trans.Circuit Theory, CT-14, pp.107-111 (March.1967).
- [2] 中村正孝, 重広孝則: "GIC による固体インダクタ", 信学論(C), J63-C, 8, pp.553-560 (1980).
- [3] Chua, L. O.: "Synthesis of New Nonlinear Network Elements", Proc. IEEE, 56, 8, pp.1325-1340 (Aug. 1968).
- [4] Murata, T. and Rikoski, R. A.: "Mutator simulated floating inductors", Int. J. Electron., 39, 2, pp.229-232 (1975).
- [5] 丹野頼元,牧野雅行:"ミューテータによるシミュレ

ーション・リアクタンス回路の実現について", 信学 論(C), J65-C, 6, pp.460-466 (1982).

- [6] A. Sedra and K. C. Smith: "A second-generation current conveyors and its applications", IEEE Trans. Circuit Theory, CT-17, 2, pp.132-134 (Feb. 1970).
- [7] B. Wilson: "High-performance current conveyor implementation", Electron. Lett., 20, 24, pp.990-991 (Nov. 1984).
- [8] 堀田素志,北島康彦,山本外史:"カレントコンベア を用いたバイカッドフィルタ",信学論(C-Ⅱ), J72-C-Ⅱ,11, pp.967-973 (1989).
- [9] S. i. liu and H. W. Tsao: "The single CC II biquads with high-input impedance", IEEE. Trans. Circuits & Syst., CAS-38, 4, pp.456-461 (1991).
- [10]池田一二,冨田安志: "カレントコンベアを用いたバ イカッドフィルタの一構成",信学論(C-Ⅱ),J75-C-Ⅱ,9,pp.467-474 (1992).
- [11] 池田一二, 冨田安志: "電流フォロワ付 CCⅡを用いた電流モードバイカッドフィルタの一構成", 信学論
   (C), J76-C-Ⅱ, 10, pp.621-628 (1993).
- [12] 丹野頼元,渡辺正人,磯崎慎吾:"微分器によるミュ ーテータを用いたシミュレーションインダクタンス
   回路",信学論(C),J68-C,12,pp.1109-1115 (1985).
- [13] 柳沢健,金光磐:"アクティブフィルタの設計",産 報(1974).
- [14] 中村正孝,沖根光夫:"ジャイレータとロテータの関係について",信学論(A),J58-A,4,pp.230-231 (1975).
- [15] A. M. Soliman : "Generalized immittance inverters and their realizations", Int. J. Electron., 41, 1, pp.59-64 (1976).
- [16] A. M. Soliman : "Realizations of ideal FDNC and FDNR elements using new types of mutators", Int. J. Electron., 44, 3, pp.317-323 (1978).